Mentor

Calibre nmLVS-Recon 技术可对早期 IC 设计进行快速、系统性和自动化的分析

为了帮助集成电路 (IC) 设计人员更快地实现设计收敛,Mentor, a Siemens business 近日将Calibre® Recon 技术扩展至 Calibre nmLVS 电路验证平台。Calibre Recon 技术于2019年推出,作为 Mentor Calibre nmDRC 套件的扩展,旨在帮助客户在早期验证设计迭代期间快速、自动和准确地分析 IC 设计中的错误,从而极大地缩短设计周期和产品上市时间。

Calibre nmLVS-Recon 解决方案能够帮助芯片级系统 (SoC) 工程师、电路设计人员和 IC 电路验证团队在开发阶段的早期,识别并解决选定的系统错误,缩短电路验证的总周转时间。这些系统错误不仅会消耗宝贵的计算资源,而且可能产生数百万个错误结果,其中许多错误是因为设计数据不完整而产生。Calibre nmLVS-Recon 解决方案的早期采用者在分析早期设计时能够实现 10 倍以上的运行时间改善,内存需求减少3 倍。

“Calibre nmLVS-Recon建立了电路验证使用模型的全新范式,”三星电子设计支援副总裁 Jongwook Kye 表示,“通过将Calibre nmLVS-Recon 技术与三星经过认证的 Sign-off Calibre nmLVS 设计套件相结合,我们的共同客户将可以在早期设计中实现更快的迭代,从而缩短 LVS 验证周期,在三星实现快速tape out。”

Calibre nmLVS-Recon 技术基于灵活的配置框架,支持多种使用模型,使设计团队能够选择和分析特定类别的电路验证问题。该工具采用自动化的智能执行启发法(intelligent execution heuristics),旨在帮助用户在完整的 Calibre nmLVS Signoff 流程与 Calibre Recon 选择的电路验证检查之间无缝导航。借助数据分区、设计细分、数据复用、任务分布和错误管理的高级选项,可按原样将 Calibre nmLVS-Recon 流程与任何晶圆代工厂/集成设备制造商 (IDM) 的 Calibre sign-off 设计套件结合使用,而且可以应用于任何工艺技术节点。

早期的设计版本通常包含许多明显的系统违规问题。例如,“网络短路” (shorted nets) 这样的违规会造成数百万个错误,而且会耗费大量计算资源。现在,电路验证工程师可以使用 Calibre nmLVS-Recon 短路隔离配置,以交互和迭代的方式快速有效地查找并修复这一类型的违规问题。此选项是内置的,可以实现最佳灵活性和设计分析意图的变化,同时保持易用性和无缝的使用模型转换。

“通过向 Calibre 平台添加 Calibre nmLVS-Recon 技术,Mentor能够继续协助客户直面日趋复杂的 IC 设计挑战。”Mentor的Calibre 设计解决方案产品管理副总裁 Michael Buehler-Garcia 表示,“Calibre nmDRC-Recon 方法提供的早期设计探索已经帮助多个设计团队节省了大量的版图验证时间。现在,Mentor 通过 Calibre nmLVS-Recon 技术带来了同样的优势,在缩短电路验证的总周转时间的同时,还帮助设计团队解决了当今芯片设计的复杂性问题。”

Calibre nmLVS-Recon已随 2020 年 7 月发布的 Calibre 系列同期上市,并计划在以后的版本中提供更多功能。如需更多信息,请访问:https://bit.ly/2ZA7qjn

围观 13

人工智能技术正在赋能整个电子产业,在EDA领域,人工智能技术如何提升设计效率?未来,我们可以让机器来设计芯片吗?我们如何借助机器学习加速芯片设计?Mentor Forum 设计技术论坛为你揭晓答案!

上海站:【8月27日】——上海浦东嘉里大酒店三楼(花木路1388号)

北京站:【9月5日】——北京香格里拉饭店(紫竹院路29号)

尊敬的客户:

2019初秋时节,一年一度的Mentor Forum设计技术论坛(上海/8月27日,北京/9月5日)如期而至,Mentor中国公司诚邀您莅临。

在论坛的上午,Mentor执行副总裁Joseph Sawicki先生将为您带来题为“机器学习时代的半导体设计”的主旨演讲。下午为五个行业技术研讨,您可根据需求和兴趣选择报名物联网、人工智能、汽车电子、复杂SoC以及先进半导体等不同分会场。

Joseph是应对 IC 纳米设计和制造挑战方面的权威专家,以前负责 Mentor 行业领先的Design-to-Silicon产品,包括 Calibre 物理验证和 DFM 平台以及 Mentor 的 Tessent 可测试性设计产品线,现在管理 Mentor IC 细分市场的所有业务部门。

Joseph演讲摘要:
在双重推力的作用下,机器学习 (ML) 在半导体行业的应用显著增长。第一重推力是针对基于 ML 的半导体设计的风险投资激增,重点放在如交通、能源、互联城市、云计算和智能制造等广大市场范围。第二则是 ML 为 EDA 工具提供了一个极好的算法机会。作为 Mentor执行副总裁,Joseph Sawicki 将对 ML 对半导体设计的影响展开调查。在概述完所有可喜的增长领域后,Joseph 会就 ML 如何扩展算法级设计要求和需求进行讨论。他还将检查 ML 对 EDA 工具开发产生的影响,关键领域包括智能模式分析,以及对仿真和测试中生成的大量数据进行分析的能力。

除了能与德高望重的专家面对面交流,与会的IC设计领域工程师和管理人员还将收获:

  • &nbsp聆听主旨演讲嘉宾见解,开拓视野

  • &nbsp参观现场展览展示,洞察产业生态

  • &nbsp真实用户案例分享,启迪设计灵感

  • &nbsp值得信赖的信息来源, 一站即获取

  • &nbsp跟同行切磋的平台,与业界保持同步

  • &nbsp精美的纪念品和抽奖,典藏美好回忆

不容错过的设计技术年度盛会,Mentor中国期待您拨冗出席、同话IC、共襄盛举!

  Mentor Forum上海论坛 Mentor Forum北京论坛
日期 2019年8月27日(星期二) 2019年9月5日(星期四)
地点 上海浦东嘉里大酒店三楼
(花木路1388号)
北京香格里拉饭店
(紫竹院路29号)
日程
及报名
微信扫描以下二维码,了解详情、快速注册,或者点击报名链接
报名
二维码
报名
链接
https://u.eqxiu.com/s/ZbrC2gU9 https://e.eqxiu.com/s/US7WJsnm
备注 免参会费,交通自理
席位有限,额满报名即止
请您尽早报名,并以最终参会确认为准

特别鸣谢Mentor Forum铂金赞助商(排名不分先后):

围观 140

半导体产业风云变幻,电子产品功能需求越来越差异化,导致IC设计日益复杂,如何能实现以更快的速度、更具成本效益的方式开发出更出色的产品?在这全球化的时代,开放大脑,分享交流是应对挑战的唯一途径!

Mentor Graphics和Siemens强强联合,提供各种创新产品和解决方案,帮助物联网、人工智能、汽车电子、SoC、先进半导体等领域内的工程师们攻克设计难题,从而先人一步、决胜千里。

2019初秋时节,一年一度的Mentor Forum设计技术论坛(上海/8月27日;北京/9月5日)如期而至,Mentor, a Siemens Business中国公司诚邀您莅临。

本次论坛邀请EDA行业专家、电子工程设计领域以及多家顶级供应商齐聚一堂,共同探讨影响行业的最难挑战、最热趋势、最新技术以及最有效解决方案等。论坛的上午是主旨演讲,下午为五个行业技术研讨,IC设计领域工程师和管理人员将有机会与德高望重的专家面对面交流,同时您将收获:

  • 聆听主旨演讲嘉宾见解,开拓视野
  • 真实的用户案例分享,启迪设计灵感
  • 跟同行切磋的平台,与业界保持同步
  • 参观现场展览展示,洞察产业生态
  • 值得信任的信息来源, 一站获取
  • 精美的纪念品和抽奖,典藏回忆

不容错过的设计技术年度盛会,Mentor中国期待您拨冗出席、同话IC、共襄盛举!

特别鸣谢Mentor Forum Platinum sponsors (排名不分先后)

会议时间及地点

上海 Mentor Forum
  •   日期:2019年8月27日 (星期二)
  •   地点:上海浦东嘉里大酒店三楼(上海浦东花木路1388号)

北京 Mentor Forum
  •   日期:2019年9月5日 (星期四)
  •   地点:北京香格里拉饭店一楼、二楼(北京紫竹院路29号)

日程表(会议日程以当日发布为准)


报名方式

上海 Mentor Forum:扫描下方二维码,立即报名
报名链接:
https://u.eqxiu.com/s/ZbrC2gU9

北京 Mentor Forum:扫描下方二维码,立即报名
报名链接:https://e.eqxiu.com/s/US7WJsnm

* 免参会费,席位有限,额满报名即止
* 请尽早报名,以最终参会确认为准

围观 127
订阅 RSS - Mentor