如何准确地测量芯片的电源噪声


随着5G、车联网等技术的飞速发展,信号的传输速度越来越快,集成电路芯片的供电电压随之越来越小。芯片的供电电压越小,电压波动的容忍度也变得越苛刻。对于这类供电电压较小的高速芯片的电压测试用电源噪声表示,测求要求从±5%到 ±-1.5%,乃至更低。
随着5G、车联网等技术的飞速发展,信号的传输速度越来越快,集成电路芯片的供电电压随之越来越小。芯片的供电电压越小,电压波动的容忍度也变得越苛刻。对于这类供电电压较小的高速芯片的电压测试用电源噪声表示,测求要求从±5%到 ±-1.5%,乃至更低。
1、注意板上通孔:通孔使得电源层上需要刻蚀开口以留出空间给通孔通过。而如果电源层开口过大,势必影响信号回路,信号被迫绕开,回路面积增大,噪声加大。同时如果一些信号线都集中在开口附近,共用这一段回路,公共阻抗将引发串扰。
2、连接线需要足够多的地线:每一信号需要有自己的专有的信号回路,而且信号和回路的环路面积尽可能小,也就是说信号与回路要并行。
3、模拟与数字电源的电源要分开:高频器件一般对数字噪音非常敏感,所以两者要分开,在电源的入口处接在一起,若信号要跨越模拟和数字两部分的话,可以在信号跨越处放置一条回路以减小环路面积。
4、避免分开的电源在不同层间重叠:否则电路噪声很容易通过寄生电容耦合过去。
5、隔离敏感元件:如PLL。
6、放置电源线:为减小信号回路,通过放置电源线在信号线边上来实现减小噪声。
来源:网络