干扰

在电子电路设计中,干扰的存在让设计者们苦不堪言,干扰会导致电路发生异常,甚至会导致最终的产品无法正常使用。如何巧妙地减少甚至避免干扰始终是设计者们关心的重点,其中单片机的抗干扰设计就是较为重要的一环,本文将为大家介绍与上拉电阻有关的单片机抗干扰。

单片机的输入阻抗解析

想要实现单片机抗干扰,首先要综合考虑各I/O口的输入阻抗,采集速率等因素设计I/O口的外围电路。

一般决定一个I/O口的输入阻抗有3种情况。

第一种情况:

I/O口有上拉电阻,上拉电阻值就是I/O口的输入阻抗。人们大多用4K-20K电阻做上拉。

由于干扰信号也遵循欧姆定律,所以在越存在干扰的场合,选择上拉电阻就要越小,因为干扰信号在电阻上产生的电压就越小。

由于上拉电阻越小就越耗电,所以在设计上,上拉电阻一般都是10-20K,而在强干扰场合上拉电阻甚至可以低到1K。如果在强干扰场合要抛弃B口上拉功能,一定要用外部上拉。

第二种情况:

I/O口与其它数字电路输出脚相连,此时I/O口输入阻抗就是数字电路输出口的阻抗,一般是几十到几百欧。

可以看出用数字电路做中介可以把阻抗减低到最理想,在许多工业控制板上可以看见大量的数字电路就是为了保证性能和保护MCU。

第三种情况:

I/O口并联了小电容。

由于电容是通交流阻直流的,并且干扰信号是瞬间产生,瞬间熄灭的,所以电容可以把干扰信号滤除。但代价是造成I/O口收集信号的速率下降,比如在串口上并电容是绝不可取的,因为电容会把数字信号当干扰信号滤掉。

对于一些特殊器件,如检测开关、霍尔元件等,是能够进行并电容设计的,这主要是因为其开关量的变化较为迟缓,并不能形成很高的速率,所以即便电路中并联电容,对信号的采集也是不会有任何影响的。

本文转载自:STM32嵌入式开发
免责声明:本文为转载文章,转载此文目的在于传递更多信息,版权归原作者所有。本文所用视频、图片、文字如涉及作品版权问题,请联系小编进行处理(联系邮箱:
cathy@eetrend.com)。

围观 153

文中介绍的干扰器能够产生3种干扰信号:随机干扰、点频干扰和扫频干扰,其中点频干扰和扫频干扰是基于单片机对DDS芯片AD9852的控制产生,整个系统的控制灵活、高效。测试结果表明,系统能够准确产生所需要的干扰信号,满足抗干扰性能测试的需要。虽然本设计产生的干扰信号位于406 MHz频段,但这样的电路结构也可用于其它频段(需修改VCO、PLL等电路),例如手机通信频段,因此本电路结构对其它频段的应用同样具有借鉴意义。

随着电子设备的使用越来越普遍,电子设备之间的干扰问题也越来越突出,特别是通信设备的干扰问题,这使得电路工程师在电子产品的设计过程中不得不考虑设备的抗干扰问题,并且有必要对通信设备的抗干扰能力进行测试。文中介绍的射频信号干扰器可用于测试通信设备的抗干扰能力,能够产生如下3种干扰:

1)随机干扰。在目标频率范围内产生频率随机的干扰信号,湮没目标频率,也会降低信噪比,形成对正常通信的压制。

2)点频干扰。在已知目标频率的情况下,瞄准目标频率输出干扰信号,产生对目标通信的压制效果。

3)扫频干扰。在目标频率范围内进行频率扫描,当干扰信号频率与通信频率的碰撞概率达到一定数值时,就会影响通信的信噪比,导致误码率增加,产生有效干扰。
射频信号干扰器的设计基于DDS技术和锁相环(PLL)技术,通过单片机进行控制,能够产生分辨率极高的干扰频率,控制方便、灵活。

1硬件电路设计

射频信号干扰器原理框图如图1所示,当微波开关接通406.0~406.1 MHZVCO时,输出随机干扰噪声;当微波开关接通BPF时,输出点频干扰或扫频干扰噪声。

图1:硬件系统原理框图

1.1随机干扰

基带噪声信号源的随机电压噪声施加到VCO的电压控制端,产生噪声调频信号。406.0~406.1 MHZVCO输出信号的频率表示为:
ωvco=ωo+Kvco(Vo+Anu(t)) (1)
式中:ωo为控制电压为零时VCO输出频率,Kvco为VCO电压控制增益,Vo为直流控制电压,An为噪声放大电路增益,u(t)为基带噪声信号。
当微波开关选通随机噪声输出时,输出信号为
Vo(t)=KSKAUvcoCOS(ωo+Kvco(Vo+Anu(t)) (2)
式中:KS为微波开关增益,KA为放大器增益,Uvco为VCO输出信号幅度。干扰机的输出为调频噪声,噪声幅度为KSKAUvco,噪声的中心频率为ωo+Kvco(Vo,噪声频谱的范围取决于Anu(t)的幅度。

1.2点频干扰与扫频干扰

点频干扰与扫频干扰通过单片机控制DDS专用芯片AD9852实现,AD9852具有功耗低,相位累加器位数高,可产生高频率的正弦波等优点。
DDS输出频率:
f0=KF×fc/2N (3)
其中,KF为频率控制字,fc为外部参考时钟的频率,Ⅳ为DDS相位累加器位数。AD9852的频率控制字为48bit,即N=48。
输出频率分辨率由下列公式决定:
Δf=fc/2N (4)
根据Nyquist定理,DDS外部参考时钟频率至少是输出频率的2倍(f0/2),但工程应用中,一般将参考频率设为最高输出频率的5倍以上。本设计中参考频率为97.5MHz,将的值代入式(4),得DDS输出信号的频率分辨率为3.5 × 10-7Hz。
AD9852内置12bit DAC,其输出模拟信号频谱中除f0外还带有fc、fc±f0等频率分量(fc一f0的频率最低),需设计一个LPF将其滤除,此处采用了图2所示的七阶Butterworth低通滤波器,对该滤波器使用ADS仿真的结果如图3所示,81 MHz处的衰减达到- 80.683 dB。

图2:七阶butterwoth低通滤波器

图3:滤波器仿真结果

2软件设计

AD9852的控制一般采用SPI口,普通的MCS51单片机不带SPI 13,需要用P1 13模拟SPI口,并提供IOUD CLK和FSK信号。

AD9852 提供了5种工作模式:Single tone、FSK、Ramped FSK、Chirp、BPSK。Single tone模式输出单一频率,Ramped FSK模式和Chip模式可以产生扫频信号,本设计采用Ramped FSK模式,输出频率的波形如图4所示。

图4:Ramped FSK模式输出波形

图5:软件主程序流程图

单片机软件主程序流程图如图5所示。单片机通过微波开关来选择随机干扰模式或点频干扰,扫频干扰模式,通过向DDS写控制字来控制DDS的输出模式。对式(3)进行变换得到频率控制字:
KF=f0 × 2N/fc (5)

例如,输出频率为16.0 MHz时,KF = 46 190 765 408928=(2A02A02A02A0)16。

3测试结果

对干扰器的3种干扰模式分别进行测试,得到的结果如图6(a)~(c)所示,其中图6(b)是使用频谱仪的最大保持功能记录到的频率扫描轨迹。测试结果满足要求。

图6:测试结果

来源: 华强电子网

围观 433
订阅 RSS - 干扰